



# Digitalna elektronska kola

Marko Dimitrijević, Dragan Mančić

#### Uvod

- Digitalna elektronska kola predstavljaju kola u kojima naponi čvorova imaju diskretne, binarne vrednosti koje se interpretiraju kao logička stanja: naponski nivo u blizini referentne vrednosti se obično interpretira kao logička 0, a nivo čija je vrednost približna naponu napajanja kao logička 1. Signali koje obrađuju digitalna kola su digitalni signali.
- Najmanji deo digitalnog kola koji obavlja jednu logičku funkciju se naziva elementarno logičko kolo ili logička ćelija (logic gate).
- Svaka logička ćelija, a samim tim i svako digitalno kolo je realizovano od tranzistora, tako da se ona mogu analizirati i na električnom, tranzistorskom nivou (analognom analizom) i na logičkom nivou (logičkom analizom).

#### **Uvod**

- Digitalna kola pripadaju grupi impulsnih elektronskih kola, u kojima tranzistori rade kao naponom kontrolisani prekidači u režimima zakočenja i zasićenja (bipolarni tranzistor) odnosno režimu zakočenja i triodnom režimu (MOSFET).
- Logičke ćelije mogu biti realizovane u bipolarnoj (RTL, TTL, ECL) ili MOSFET (PMOS, NMOS, CMOS) tehnologiji.
- Ćelije različitih funkcija realizovane u istoj tehnologiji čine jednu familiju logičkih ćelija.
- Ćelije **iste funkcije** (AND, OR, NOT,...), bez obzira na familije kojima pripadaju, čine isti **tip logičke ćelije**.

## Bipolarni tranzistor kao kontrolisani prekidač



 Režimi zakočenja i zasićenja bipolarnog tranzistora se mogu iskoristiti za realizaciju naponom kontrolisanog prekidača.

Napon na izlazu kola je:

$$v_{\rm iz}(t) = V_{\rm CC} - i_{\rm C} R_{\rm C}$$

## Bipolarni tranzistor kao kontrolisani prekidač



Ukoliko je v<sub>ul</sub>(t)=0, tada je
 V<sub>BE</sub>=0 i V<sub>CB</sub>>0, bipolarni
 tranzistor je u režimu zakočenja.
 Kolektorska struja i<sub>C</sub> je jednaka
 nuli, a pad napona na otporniku
 R<sub>C</sub> je nula, tako da je:

$$v_{\rm iz}(t) = V_{\rm CC}$$

## Bipolarni tranzistor kao kontrolisani prekidač



Ukoliko je v<sub>ul</sub>(t)=V<sub>CC</sub>, tada je V<sub>BE</sub>>0, kolektorska struja i<sub>C</sub> je velika, tako da je pad napona na otporniku R<sub>C</sub> približno jednak V<sub>CC</sub>. Napon V<sub>CB</sub><0 i bipolarni tranzistor je u režimu zasićenja. Izlazni napon je:</li>

$$v_{\rm iz}(t) \approx 0$$

## MOSFET (NMOS) kao kontrolisani prekidač



- Režim zakočenja i triodni režim MOSFET tranzistora se mogu iskoristiti za realizaciju naponom kontrolisanog prekidača.
- Napon na izlazu kola je:

$$v_{\rm iz}(t) = V_{\rm DD} - i_{\rm D}R_{\rm D}$$

## MOSFET (NMOS) kao kontrolisani prekidač



Ukoliko je v<sub>ul</sub>(t)=0, tada je V<sub>GS</sub>-V<sub>TH</sub> <0, MOSFET je u režimu zakočenja. Struja drejna (kanala) i<sub>D</sub> je jednaka nuli, a pad napona na otporniku R<sub>D</sub> je nula, tako da je:

$$v_{\rm iz}(t) = V_{\rm DD}$$

## MOSFET (NMOS) kao kontrolisani prekidač



Ukoliko je v<sub>ul</sub>(t)=V<sub>DD</sub>, tada je V<sub>GS</sub>-V<sub>TH</sub> >0, struja kanala i<sub>D</sub> je velika, tako da je pad napona na otporniku R<sub>D</sub> približno jednak V<sub>DD</sub>. MOSFET je u triodnom režimu. Izlazni napon je:

$$v_{\rm iz}(t) \approx 0$$

## MOSFET (PMOS) kao kontrolisani prekidač



- P-kanalni MOSFET (PMOS) ima iste osobine kao i n-kanalni, ali su naponi suprotnog polariteta i fizički smer struje kanala je suprotan.
- Sors je na najvišem potencijalu, V<sub>SS</sub>.
- Kada je napon v<sub>ul</sub>(t)=0 (V<sub>GS</sub> V<sub>TH</sub> <0), PMOS je u triodnom režimu. Struja i<sub>D</sub> je velika, a napon v<sub>iz</sub>(t)=V<sub>SS</sub>.
- Kada je v<sub>ul</sub>(t)=V<sub>ss</sub> (V<sub>GS</sub> V<sub>TH</sub> >0),
   PMOS je u režimu zakočenja. Struja i<sub>D</sub> je jednaka nuli, a napon v<sub>iz</sub>(t)=0.

### Režimi N-MOS i P-MOS tranzistora

- Polarizacija tranzistora, režim **zakočenja**:
- 1. N-MOS:  $V_{GS} V_{TH} < 0$ ,  $V_{TH}$  je pozitivan;
- 2. P-MOS:  $V_{GS} V_{TH} > 0$ ,  $V_{TH}$  je negativan;
- Polarizacija tranzistora, triodni režim:
- 1. N-MOS:  $V_{GS} V_{TH} > 0$ ,  $V_{DS} < V_{GS} V_{TH}$ ,  $V_{TH}$  je pozitivan, drejn je na višem potencijalu od sorsa ( $V_{DS} > 0$ );
- 2. P-MOS:  $V_{GS} V_{TH} < 0$ ,  $V_{DS} > V_{GS} V_{TH}$ ,  $V_{TH}$  je negativan, drejn je na nižem potencijalu od sorsa ( $V_{DS} < 0$ );

### **Invertor**



- Predstavljena kola se mogu aproksimirati modelom idealnog prekidača.
- Kada je v<sub>ul</sub>(t)=V prekidač S
   je otvoren i v<sub>iz</sub>(t)=0, kada je
   v<sub>ul</sub>(t)=0 prekidač je zatvoren
   i v<sub>iz</sub>(t)=V.
- Kolo koje ispoljava ovu funkciju se naziva invertor.

# Invertor





## **Complementary Metal Oxide Semiconductor – CMOS**

- Complementary Metal Oxide Semiconductor CMOS je najzastupljenija tehnologija izrade digitalnih integrisanih kola.
- CMOS koristi komplementarne i simetrične parove tranzistora. Na istoj poluprovodničkoj osnovi su realizovani N- i P-kanalni (N-MOS i P-MOS) tranzistori.
- Osim digitalnih integrisanih kola (mikroprocesora, mikrokontrolera, memorijskih čipova), CMOS tehnologija se koristi za izradu analognih integrisanih kola poput senzora slike (CMOS senzori), A/D i D/A konvertora, visokofrekventnih kola (RF CMOS) i primopredajnika visokog stepena integracije za bežične telekomunikacije.

## **Complementary Metal Oxide Semiconductor – CMOS**

- Dve važne karakteristike kola izrađenih u CMOS tehnologiji su velika otpornost na šumove i mala statička potrošnja energije.
- Budući da je jedan tranzistor u CMOS paru uvek u režimu zakočenja, redna veza tranzistora samo u kratkom prelaznom režimu troši energiju tokom prebacivanja između stanja. Zbog toga CMOS kola imaju malu disipaciju u poređenju sa logičkim kolima drugih familija, poput NMOS ili bipolarnih (TTL) kola, kod kojih postoji konstantna struja (samim tim i potrošnja) i kada kolo ne menja stanje.
- Ove karakteristike omogućavaju velike stepene integracije (VLSI/ULSI) kola u CMOS tehnologiji. Prvenstveno iz ovog razloga CMOS je postao najčešće korišćena tehnologija koja se primenjuje u VLSI/ULSI čipovima.

## **Complementary Metal Oxide Semiconductor – CMOS**

 Fizička realizacija CMOS para tranzistora: P-MOS je izrađen u poluprovodničkoj oblasti koja se naziva n-well.



### **CMOS** invertor



- CMOS invertor sadrži N-MOS (M<sub>1</sub>) i P-MOS (M<sub>2</sub>) tranzistor.
- Kada je napon v<sub>ul</sub>(t)=0 M<sub>2</sub> je u triodnom režimu, a M<sub>1</sub> u režimu zakočenja,
   v<sub>iz</sub>(t)=V<sub>DD</sub>.
- Kada je v<sub>ul</sub>(t)=V<sub>DD</sub> M<sub>1</sub> je u triodnom režimu, a M<sub>2</sub> u režimu zakočenja, v<sub>iz</sub>(t)=0.
- Struja i<sub>D</sub> je zajednička struja kanala M<sub>1</sub> i M<sub>2</sub>. U oba slučaja je vrlo mala, jer su kanali redno vezani i jedan tranzistor je uvek u režimu zakočenja.

## Logički simbol, tabela istinitosti i talasni oblici signala



Simbol invertora



Tabela istinitosti



Oblici signala

- Invertor je logička ćelija koja vrši operaciju logičke negacije.
- Logička negacija je unarna operacija postoji samo jedan operand, tj. invertor ima samo jedan ulaz.

### Logičke funkcije i operacije

- Logičku ćeliju karakteriše niz fizičkih i električnih parametara, kao što su potrošnja energije, disipacija, kašnjenje signala, pragovi promena stanja, opteretivost (fan out) itd.
- Prilikom projektovanja digitalnih sistema, prvo se sprovodi logička sinteza u kojoj se razmatra logička funkcija ćelije. Električne i fizičke karakteristike se razmatraju u kasnijim fazama realizacije.
- U procesu analize i sinteze digitalnih kola, naponi na ulazima i izlazima kola se predstavljaju logičkim stanjima. Funkcija ćelije se izražava kao logička, Bulova ili prekidačka funkcija.

### Logičke funkcije i operacije

- Bilo koja logička funkcija se može realizovati pomoću elementarnih logičkih operacija. Pored negacije (NOT), u elementarne logičke operacije spadaju i I (AND), ILI (OR), ISKLJUČIVO ILI (XOR), NI (NAND) i NILI (NOR) operacije.
- Skup elementarnih logičkih operacija, kojima se može realizovati svaka logička funkcija je potpuni skup logičkih operacija.
   Operacije NOR i NAND su univerzalne logičke operacije, koje same čine potpuni skup.
- Da bi se realizovalo digitalno elektronsko kolo sa proizvoljnom funkcijom u određenoj tehnologiji, neophodno je realizovati familiju logičkih ćelija koje implementiraju sve operacije iz potpunog skupa.

#### **CMOS NAND**





 NAND kola sa više ulaza se mogu realizovati vezivanjem parova tranzistora paralelno sa M<sub>3</sub>, M<sub>4</sub> i redno sa M<sub>1</sub>, M<sub>2</sub>.

## **CMOS NAND**





Simbol

| X | У | ху |
|---|---|----|
| 0 | 0 | 1  |
| 0 | 1 | 1  |
| 1 | 0 | 1  |
| 1 | 1 | 0  |

Tabela istinitosti

### **CMOS NOR**





 NOR kola sa više ulaza se mogu realizovati vezivanjem parova tranzistora redno sa M<sub>3</sub>, M<sub>4</sub> i paralelno sa M<sub>1</sub>, M<sub>2</sub>.

### **CMOS NOR**





Simbol

| X | У | х+у |
|---|---|-----|
| 0 | 0 | 1   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
| 1 | 1 | 0   |

Tabela istinitosti

### **CMOS AND**





 Kolo je realizovano kao veza NAND kola (M<sub>1</sub>, M<sub>2</sub>, M<sub>3</sub>, M<sub>4</sub>) i invertora (M<sub>5</sub> i M<sub>6</sub>).

### **CMOS AND**





Simbol

| X | У | ху |
|---|---|----|
| 0 | 0 | 0  |
| 0 | 1 | 0  |
| 1 | 0 | 0  |
| 1 | 1 | 1  |

Tabela istinitosti

### **CMOS OR**





 Kolo je realizovano kao veza NOR kola (M<sub>1</sub>, M<sub>2</sub>, M<sub>3</sub>, M<sub>4</sub>) i invertora (M<sub>5</sub> i M<sub>6</sub>).

### **CMOS OR**





Simbol

| X | У | x+y |  |
|---|---|-----|--|
| 0 | 0 | 0   |  |
| 0 | 1 | 1   |  |
| 1 | 0 | 1   |  |
| 1 | 1 | 1   |  |

Tabela istinitosti

### **CMOS XOR**





 Za svaku kombinaciju x i y provodi samo jedan par tranzistora redno vezanih u grani.

### **CMOS XOR**





#### Simbol

| X | У | $x \oplus y$ |
|---|---|--------------|
| 0 | 0 | 0            |
| 0 | 1 | 1            |
| 1 | 0 | 1            |
| 1 | 1 | 0            |

Tabela istinitosti

## Logička sinteza digitalnih kola

- Logička sinteza je proces kojim se apstraktna specifikacija željenog ponašanja kola, implementira kao logičko kolo sastavljeno od elementarnih logičkih funkcija.
- Više različitih logičkih kola mogu odgovarati specificiranoj funkciji.
   Kolo sa najmanjim brojem elemenata se dobija postupkom minimizacije.
- Postoji veliki broj metoda za minimizaciju logičke funkcije, najpoznatiji klasični metodi su metod Karnoovih (Karnaugh) mapa i Kvajn-Meklaskijev (Quine-McCluskey) algoritam.
- Kompleksnost klasičnih postupaka minimizacije raste sa brojem argumenata logičke funkcije, tako da se složenija kola projektuju hijerarhijski.



- 4-bitni sabirač je digitalno kolo za sabiranje četvorobitnih brojeva A i B.
- U opštem slučaju, zbir **S** je 5-bitni broj.
- Realizacija kola se svodi na minimizaciju pet funkcija (s₀, ..., s₄) koje zavise od ukupno osam argumenata.
- Kolo je moguće jednostavnije realizovati razmatranjem postupka sabiranja brojeva i generalizacijom problema.



 Binarni brojevi se sabiraju prema istim pravilima kao i dekadni, sabiraju se cifre iste težine, a prenos se sabira sa zbirom cifara veće težine.



Potpuni sabirač

 4-bitni sabirač se može realizovati nizom potpunih sabirača (full adder), sabirača koji sabiraju tri jednobitna broja: cifre a<sub>n</sub>, b<sub>n</sub> i prenos c<sub>n-1</sub>, pri čemu je rezultat zbir s<sub>n</sub> i prenos c<sub>n</sub>.









Potpuni sabirač implementira dve funkcije (s<sub>n</sub> i c<sub>n</sub>) od tri argumenta (a<sub>n</sub>, b<sub>n</sub> i c<sub>n-1</sub>):

| $\mathbf{a}_{n}$ | $b_n$ | C <sub>n-1</sub> | S <sub>n</sub> | C <sub>n</sub> |
|------------------|-------|------------------|----------------|----------------|
| 0                | 0     | 0                | 0              | 0              |
| 0                | 0     | 1                | 1              | 0              |
| 0                | 1     | 0                | 1              | 0              |
| 0                | 1     | 1                | 0              | 1              |
| 1                | 0     | 0                | 1              | 0              |
| 1                | 0     | 1                | 0              | 1              |
| 1                | 1     | 0                | 0              | 1              |
| 1                | 1     | 1                | 1              | 1              |

### Primer sinteze – 4-bitni sabirač



$$c_{n-1} \begin{vmatrix} a_n & b_n \end{vmatrix} 00 & 01 & 11 & 10 \\ 0 & 0 & 1 & 0 & 1 \\ 1 & 1 & 0 & 1 & 0 \end{vmatrix}$$

$$\mathbf{s}_{n} = \overline{\mathbf{a}}_{n} \overline{\mathbf{b}}_{n} \mathbf{c}_{n-1} + \overline{\mathbf{a}}_{n} \mathbf{b}_{n} \overline{\mathbf{c}}_{n-1} + \mathbf{a}_{n} \mathbf{b}_{n} \mathbf{c}_{n-1} + \mathbf{a}_{n} \overline{\mathbf{b}}_{n} \overline{\mathbf{c}}_{n-1}$$

$$\mathbf{s}_{n} = \mathbf{a}_{n} \oplus \mathbf{b}_{n} \oplus \mathbf{c}_{n-1}$$

$$c_{n}: \begin{array}{c|cccc} c_{n-1} & a_{n} & b_{n} & 00 & 01 & 11 & 10 \\ \hline 0 & 0 & 0 & 1 & 0 \\ \hline 1 & 0 & 1 & 1 & 1 \end{array}$$

$$c_n = a_n b_n + a_n c_{n-1} + b_n c_{n-1}$$

### Primer sinteze – 4-bitni sabirač





# Kombinaciona i sekvencijalna digitalna kola

 Digitalna kola koja nemaju povratnih sprega (nema zatvorenog puta između izlaza i ulaza istih ćelija) se nazivaju kombinaciona kola. Stanje kombinacionog kola zavisi samo od trenutnih stanja signala na ulaza kola. Ova kola nemaju memoriju.

$$y_n = f(x_n^0, x_n^1, ..., x_n^m)$$

Za razliku od kombinacionih, stanje sekvencijalnih X<sup>m</sup><sub>n</sub> kola zavisi od trenutnog i prethodnih nivoa signala (sekvence) na ulazu kola.

$$y_n = f(y_{n-1}, x_n^0, x_n^1, ..., x_n^m)$$



## Sekvencijalna digitalnih kola

- Sekvencijalna logička kola se koriste za realizaciju hardverskih
   konačnih automata (Finite State Machines FSM, sistema koji imaju
   konačan broj stanja i formalno definisane uslove prelaza iz jednog stanja
   u drugo), koji predstavljaju osnovu svakog složenog digitalnog sistema.
- Sekvencijalna kola mogu biti asinhrona i sinhrona. Asinhrona kola mogu menjati stanje u bilo kom trenutku kada dođe do promene nivoa signala na ulazu, dok je kod sinhronih kola to moguće samo u određenim vremenskim intervalima koje određuje promena nivoa posebnog signala, koji se naziva takt (clock).
- Osim logičkih ćelija, sekvencijalna logička kola sadrže i memorijske elemente – leč kola (latch, asinhrona kola) i flip-flopove (sinhrona kola).

40

#### SR leč

- Najjednostavniji leč je SR leč, koji predstavlja jednobitnu memoriju (registar).
   Kolo ima dva ulaza S i R i dva izlaza Q i not Q, koji moraju biti komplementarni.
   Uobičajeno je da se stanje leč kola izražava logičkom vrednošću na izlazu Q.
   Kada je Q=1, leč kolo setovano, dok je za Q=0 leč kolo resetovano.
- Za sve vreme dok su signali na oba ulaza na nivou logičke nule (S=R=0) SR leč ostaje u jednom od dva stabilna stanja. S=1, R=0 postavlja SR leč u setovano stanje, a S=0, R=1 u resetovano stanje.
- Pošto se željeno stanje ostvaruje dovođenjem logičke jedinice na odgovarajući ulaz, kaže se da je ulaz aktivan logičkom jedinicom.
- S=R=1 je nedozvoljeno stanje ulaznih signala. Ako se oba ulaza aktiviraju, oba izlaza će preći u stanje logičke nule. Ako se nakon toga na oba ulaza postave signali na nivou logičke nule, ne može se predvideti novo stanje kola.

### SR leč





Realizacija (NOR)

Simbol

Tabela istinitosti

#### SR leč



• Željeno stanje se ostvaruje dovođenjem logičke nule na odgovarajući ulaz, ulazi su aktivni logičkom nulom.

## SR leč sa signalom dozvole





Simbol

Tabela istinitosti

Kolo menja stanje samo kada je signal dozvole C aktivan (C=1).

### D leč



• D leč kolo se realizuje vezivanjem invertora između ulaza **S** i **R** SR leča sa signalom dozvole, čime se izbegava nedozvoljeno stanje signala na ulazu.

## Flip-flop

- Flip-flopovi su sinhrona sekvencijalna kola kod kojih je promena stanja moguća u samo određenim vremenskim trenucima, prilikom promene logičkog nivoa taktnog signala.
- Razlikuju se dve vrste flip-flopova: flip-flopovi sa impulsnim okidanjem (Master-Slave, MS) i flip-flopovi sa ivičnim okidanjem.
- MS flip-flopovi se okidaju impulsom taktnog signala (clock) koji, u zavisnosti od realizacije kola, može biti na nivou logičke jedinice ili nivou logičke nule.

## Flip-flop

- Prilikom okidanja MS flip-flopa impulsom, nivoi signala na ulazu određuju novo stanje kola, koje se uspostavlja sinhrono sa zadnjom ivicom impulsa (opadajuća ivica taktnog signala kod impulsa na nivou logičke jedinice, odnosno rastuća ivica taktnog signala kod impulsa na nivou logičke nule).
- Flip-flopovi sa ivičnim okidanjem se okidaju sinhrono sa jednom od ivica taktnog signala – aktivnom ivicom, koja može biti rastuća ili opadajuća. Novo stanje flip-flopa, određeno logičkim nivoima signala na ulazima kola, se uspostavlja istovremeno sa pojavom aktivne ivice impulsa takta.

## SR MS flip-flop

- SR MS flip-flop se realizuje pomoću dva SR leč kola sa signalima dozvole koji su uvek komplementarni. Okida se impulsom takta na nivou logičke jedinice koji se dovodi na ulaz C.
- Impuls takta dozvoljava upis u prvo leč kolo (master). Međutim, pošto je promena stanja drugog leč kola (slave) onemogućena, promena stanja ne može se preneti na izlaz flip-flopa. Nakon taktnog impulsa, stanje prvog kola se ne menja, a drugo postaje aktivno i preuzima stanje prvog kola.

| S | R | C | $Q_{n+1}$ | $\overline{Q}_{n+1}$        |
|---|---|---|-----------|-----------------------------|
| X | X | 0 | $Q_n$     | $\overline{\overline{Q}}_n$ |
| 0 | 0 | П | $Q_n$     | $\overline{\overline{Q}}_n$ |
| 0 | 1 | П | 0         | 1                           |
| 1 | 0 | П | 1         | 0                           |
| 1 | 1 | П | 1         | 1                           |

Tabela istinitosti

# **SR MS flip-flop**



- S Q - - C - R Q -

Simbol

## Projektovanje digitalnih elektronskih kola

- Projektovanje digitalnih kola je proces kojim se apstraktna specifikacija željenog ponašanja kola, pretvara u implementaciju na nivou logičkih ćelija (net-lista).
- Prilikom projektovanja složenih sistema, ovaj postupak se obično sprovodi
  pomoću računarskog programa koji se naziva alat za sintezu.
- Specifikacija projektovanog kola se zadaje u formalnim jezicima za opis hardvera, od kojih su najzastupljeniji VHDL (Very High Speed IC Hardware Description Language) i Verilog.
- Alati za sintezu generišu net-liste koje se koriste u procesu izrade integrisanih kola specifične namene (Application Scepified Integrated Circuit, ASIC) ili za realizaciju prototipova na FPGA (Field Programming Gate Array) platformama.